首页 养生问答 疾病百科 养生资讯 女性养生 男性养生

VHDL:使用加法实现3位二进制乘法电路(7×4=28)

发布网友 发布时间:2022-04-24 06:12

我来回答

1个回答

热心网友 时间:2023-08-04 06:01

用加法器实现的n位二进制乘法电路:
LIBRARY IEEE;
USE IEEE.std_logic_11.ALL;
USE IEEE.std_logic_unsigned.ALL;
ENTITY Mult IS
GENERIC (n:Positive:=3);
PORT(a,b:IN std_logic_vector(n-1 DOWNTO 0);
y:OUT std_logic_vector(2*n-1 DOWNTO 0));
END Mult;
ARCHITECTURE adder OF Mult IS
BEGIN
PROCESS(a,b)
VARIABLE sum,temp_a:std_logic_vector(2*n-1 DOWNTO 0);
BEGIN
sum := (OTHERS => '0');
FOR i IN 0 TO n-1 LOOP
temp_a := (OTHERS => '0');
temp_a(i+n-1 DOWNTO i) := a;
IF b(i)='1' THEN
sum := sum + temp_a;
END IF;
END LOOP;
y <= sum;
END PROCESS;
END adder;

声明声明:本网页内容为用户发布,旨在传播知识,不代表本网认同其观点,若有侵权等问题请及时与本网联系,我们将在第一时间删除处理。E-MAIL:11247931@qq.com